国产探花免费观看_亚洲丰满少妇自慰呻吟_97日韩有码在线_资源在线日韩欧美_一区二区精品毛片,辰东完美世界有声小说,欢乐颂第一季,yy玄幻小说排行榜完本

首頁 > 學院 > 開發設計 > 正文

帶PLL的全局時鐘管理模塊

2019-11-11 04:30:48
字體:
來源:轉載
供稿:網友

模塊設計步驟: 1)板卡開機上電。上電50ms延時。

2)開始啟動PLL。PLL不能被復位,保證工作期間只有一次上電配置機會。

3)PLL之后綜合鎖相信號、外部復位信號,實現”異步復位,同步釋放”的復位邏輯。

設計過程: 在每個FPGA–>src文件夾中有這樣三個文件: 這里寫圖片描述

sys_pll中是鎖相生成的pll時鐘 system_init_delay是開機上電50ms system_ctrl_pll是例化前兩個文件,并對輸出的pll時鐘和外部復位信號實現“異步復位,同步釋放”的復位邏輯。 最后的輸入輸出信號為:

`timescale 1 ns / 1 nsmodule system_ctrl_pll( //global clock input clk, input rst_n, //synced signal output clk_c0, //clock output output sys_rst_n //system reset);

三個文件通常放在一起使用,在頂層文件中直接例化上述輸入輸出信號,其他文件中的時鐘和復位信號用例化后的信號。


上一篇:ChucK初步(10)

下一篇:飯卡-背包問題

發表評論 共有條評論
用戶名: 密碼:
驗證碼: 匿名發表
主站蜘蛛池模板: 怀来县| 南木林县| 谢通门县| 出国| 罗田县| 平和县| 嵊泗县| 恩施市| 河津市| 宁化县| 邵武市| 外汇| 遵义市| 九龙县| 玉环县| 进贤县| 宜宾市| 沙河市| 霍城县| 青冈县| 庆城县| 巨鹿县| 万年县| 乌苏市| 高邮市| 樟树市| 涟水县| 新野县| 阜城县| 宁波市| 屏东县| 四会市| 忻城县| 漯河市| 寿宁县| 寻乌县| 乌鲁木齐市| 阿拉善左旗| 桃源县| 衡水市| 北京市|