国产探花免费观看_亚洲丰满少妇自慰呻吟_97日韩有码在线_资源在线日韩欧美_一区二区精品毛片,辰东完美世界有声小说,欢乐颂第一季,yy玄幻小说排行榜完本

首頁 > 學院 > 開發設計 > 正文

FPGA 學習筆記 (十) PLL核的定制

2019-11-11 01:35:11
字體:
來源:轉載
供稿:網友

通常我們板子上所帶的系統時鐘是50Mhz,如果我們需要更高的頻率就需要使用pll核,通過鎖相環將頻率倍頻到更高的頻率。

我們采用將系統時鐘50Mhz倍頻到100Mz來講解: 1)選擇tools→MegaWizard Plug-In Manager

2)選擇“Creat a new custom megafunction variation”,然后Next。

3)接著選擇我們所需要的ip核,如圖所示進行設置。 ● 選擇IP核為“I/O ALTPLL”。 ● 器件系列為“Cyclone IV E”。 ● 選擇語言為“Verilog”。 ●輸入工程所在的路徑,并且在最后面加上一個名稱,然后點擊Next。

4) 接著來到了PLL的參數配置頁面,做如圖所示的設置。然后點擊Next進入下一個頁面。 ● 選擇器件的速度等級“8”。 ● 選擇輸入系統時鐘“50MHz”。

5) Input/lock頁面中,如圖3.14所示進行設置,接著點擊Next進入下一個頁面。 ● 引出該PLL硬核的’areset’信號,這是該PLL硬核的異步復位信號,高電平有效。 ● 引出該PLL硬核的’locked’信號,該信號用于指示PLL是否完成內部初始化,已經可以正常輸出了高電平有效。

6) 這里有5個可選的時鐘輸出通道,通常我們只用第一個通道其他不用 設置。 ● 勾選“Use this clock”,表示使用該時鐘輸出信號。 ● 輸入乘法因子為2,除法因子為1。相移為0,占空比為50%。

7) 配置完成后,最后在Summary頁面,如圖3.16所示,不勾選任何文件。點擊Finish完成PLL的配置。

8)在相關問價夾中生成的文件如下,可直接復制如下文件到工程中使用。

若需要定制其他頻率的pll核,不用再按照如上步驟新建pll,可在原有pll核中修改: 打開syspll文件找到defparam部分

clko_divide_by 為除法因子 clko_multiply_by 為乘法因子 input_frequency 表示時鐘周期為20000ps 即20ns或50MHZ 最后選擇相關器件。


發表評論 共有條評論
用戶名: 密碼:
驗證碼: 匿名發表
主站蜘蛛池模板: 宾川县| 潜江市| 湘潭县| 藁城市| 乾安县| 汾阳市| 荣成市| 南澳县| 修武县| 济源市| 永嘉县| 洪湖市| 鹤壁市| 阳原县| 孝昌县| 屯留县| 法库县| 固镇县| 都兰县| 根河市| 平乐县| 宜章县| 华容县| 烟台市| 汝阳县| 灌阳县| 吉水县| 曲松县| 南昌市| 基隆市| 武夷山市| 内丘县| 枣强县| 木兰县| 乌兰察布市| 富源县| 满城县| 侯马市| 万源市| 高邮市| 集贤县|