国产探花免费观看_亚洲丰满少妇自慰呻吟_97日韩有码在线_资源在线日韩欧美_一区二区精品毛片,辰东完美世界有声小说,欢乐颂第一季,yy玄幻小说排行榜完本

首頁 > 學(xué)院 > 開發(fā)設(shè)計(jì) > 正文

FPGA時(shí)序分析的一些理解

2019-11-08 19:42:40
字體:
供稿:網(wǎng)友
 

FPGA時(shí)序分析的一些理解

2014-12-02 19:29 1048人閱讀 評(píng)論(0) 收藏 舉報(bào) 分類:

最開始看的一些資料,大家其實(shí)講得都差不多,但是我卻看得云里霧里的,應(yīng)該是還沒真正理解這個(gè)東西。

今天心血來潮又把 《七天玩轉(zhuǎn)ALTREA之時(shí)序篇》拿出來看了看,應(yīng)該有些豁然開朗的感覺,在下實(shí)屬愚笨,想透徹理解一個(gè)東西太慢。

首先看一下寄存器到寄存器的路徑,如圖1:

data arrive time:數(shù)據(jù)到達(dá)REG2.D的時(shí)刻。進(jìn)行時(shí)序分析時(shí),setup 和hold時(shí)間分析時(shí)的data arrive time的計(jì)算公式都是一樣的

關(guān)于data arrive time的理解要基于第一個(gè)寄存器REG1進(jìn)行分析的,和寄存器2(REG2)無關(guān),REG1是數(shù)據(jù)傳輸發(fā)起的寄存器。

數(shù)據(jù)何時(shí)可以到達(dá)REG2.D即觸發(fā)器2的D輸入端,主要是由REG1和中間的組合邏輯Comb決定的,這個(gè)時(shí)間T=Tclk1+Tco+Tdata,因?yàn)檫@個(gè)寄存器后邏輯已經(jīng)固定,所以

只要是有這個(gè)寄存器發(fā)起的數(shù)據(jù)傳輸,這個(gè)時(shí)間都是固定的。設(shè)數(shù)據(jù)傳輸發(fā)起的clk上升沿時(shí)刻為lanch,則data arrive time=lanch+Tclk1+Tco+Tdata,如下圖。

總之,上面這句話的概括為:data arrive time是在發(fā)起(源)寄存器REG1的基礎(chǔ)上進(jìn)行分析的。CLK的第一個(gè)上升沿啟動(dòng)的這次數(shù)據(jù)傳輸,從上升沿這一時(shí)刻起,到數(shù)據(jù)到達(dá)REG2.D的時(shí)間。即為data arrive time。


發(fā)表評(píng)論 共有條評(píng)論
用戶名: 密碼:
驗(yàn)證碼: 匿名發(fā)表
主站蜘蛛池模板: 宁乡县| 法库县| 宁阳县| 郴州市| 赣州市| 留坝县| 城口县| 天等县| 铁力市| 汉源县| 松滋市| 车险| 邮箱| 嘉兴市| 海阳市| 迭部县| 高台县| 余庆县| 信宜市| 金坛市| 永济市| 平谷区| 错那县| 邵阳市| 长葛市| 乌拉特前旗| 正宁县| 开化县| 蓬溪县| 承德县| 连城县| 福建省| 澳门| 百色市| 驻马店市| 贵阳市| 大足县| 贞丰县| 克东县| 云浮市| 唐河县|